mirror of
https://gitlab.com/suyu-emu/suyu.git
synced 2024-03-15 23:15:44 +00:00
Fix read-after-write in SMUAD, SMLAD, SMUSD, SMLSD
This commit is contained in:
parent
960297e577
commit
3a45eacb16
|
@ -5527,28 +5527,32 @@ unsigned InterpreterMainLoop(ARMul_State* cpu) {
|
|||
|
||||
// SMUAD and SMLAD
|
||||
if (BIT(op2, 1) == 0) {
|
||||
RD = (product1 + product2);
|
||||
u32 rd_val = (product1 + product2);
|
||||
|
||||
if (inst_cream->Ra != 15) {
|
||||
RD += cpu->Reg[inst_cream->Ra];
|
||||
rd_val += cpu->Reg[inst_cream->Ra];
|
||||
|
||||
if (ARMul_AddOverflowQ(product1 + product2, cpu->Reg[inst_cream->Ra]))
|
||||
cpu->Cpsr |= (1 << 27);
|
||||
}
|
||||
|
||||
RD = rd_val;
|
||||
|
||||
if (ARMul_AddOverflowQ(product1, product2))
|
||||
cpu->Cpsr |= (1 << 27);
|
||||
}
|
||||
// SMUSD and SMLSD
|
||||
else {
|
||||
RD = (product1 - product2);
|
||||
u32 rd_val = (product1 - product2);
|
||||
|
||||
if (inst_cream->Ra != 15) {
|
||||
RD += cpu->Reg[inst_cream->Ra];
|
||||
rd_val += cpu->Reg[inst_cream->Ra];
|
||||
|
||||
if (ARMul_AddOverflowQ(product1 - product2, cpu->Reg[inst_cream->Ra]))
|
||||
cpu->Cpsr |= (1 << 27);
|
||||
}
|
||||
|
||||
RD = rd_val;
|
||||
}
|
||||
}
|
||||
|
||||
|
|
Loading…
Reference in a new issue